240 投稿
收录了7篇文章 · 124人关注
  • 基于FPGA的PCI总线DMA逻辑

    今天清理电脑,好久以前的VHDL逻辑,感觉以后都不会和FPGA有缘了,传git吧。现在大部分PCI板卡都是基于PCI9054(日本产的一个芯片)...

    0.4 hijiang 0 1
  • 转移战地声明

    本人将本博客转移,地址为https://blog.csdn.net/u014164742谢谢。

  • Resize,w 360,h 240
    使用vivado通过SPI配置flash完成自启动

    生成mcs文件Tools->Generate Memory Conffiguration File生成.mcs文件 设置mcs文件生成参数 Fo...

  • 如何理解「复位 」?

    复位目的:使整个系统进入一个指定的初始状态 同步复位 优点: 可使整个电路为完全的同步设计,有利于静态时序分析(STA)。 有利于仿真工具仿真(...

  • Resize,w 360,h 240
    单bit跨时钟域同步电路设计

    做个假设:需要将100M时钟下的脉冲同步到1M的时钟域下,如果按照打拍的方式,需要延展100拍后再进行跨时钟域才能保证信号能在1M时钟域正确采到...

  • Modelsim和Vcs+Verdi使用技巧(Linux)

    Modelsim脚本自动仿真 1、创建文件 run.do,“#”为注释符号 2、写完以上run.do文件后,在「 terminal 」中执行以下...

  • Resize,w 360,h 240
    I2S_RX 音频接收通用设计

    I2S简介 如上图所示: SCLK :位时钟,数据单bit反转。 频率=2 * 采样频率 * 采样位宽 LRCK :帧时钟,左右...

  • Resize,w 360,h 240
    I2S_TX 音频发送通用设计

    I2S简介 如上图所示: SCLK :位时钟,数据单bit反转。 频率=2 * 采样频率 * 采样位宽 LRCK :帧时钟,左右...

专题公告

收录FPGA的项目案例、工具的使用技巧等与FPGA相关的技术。